Icon--AD-black-48x48Icon--address-consumer-data-black-48x48Icon--appointment-black-48x48Icon--back-left-black-48x48Icon--calendar-black-48x48Icon--Checkbox-checkIcon--clock-black-48x48Icon--close-black-48x48Icon--compare-black-48x48Icon--confirmation-black-48x48Icon--dealer-details-black-48x48Icon--delete-black-48x48Icon--delivery-black-48x48Icon--down-black-48x48Icon--download-black-48x48Ic-OverlayAlertIcon--externallink-black-48x48Icon-Filledforward-right_adjustedIcon--grid-view-black-48x48Icon--info-i-black-48x48Icon--Less-minimize-black-48x48Icon-FilledIcon--List-Check-blackIcon--List-Cross-blackIcon--list-view-mobile-black-48x48Icon--list-view-black-48x48Icon--More-Maximize-black-48x48Icon--my-product-black-48x48Icon--newsletter-black-48x48Icon--payment-black-48x48Icon--print-black-48x48Icon--promotion-black-48x48Icon--registration-black-48x48Icon--Reset-black-48x48share-circle1Icon--share-black-48x48Icon--shopping-cart-black-48x48Icon--start-play-black-48x48Icon--store-locator-black-48x48Ic-OverlayAlertIcon--summary-black-48x48tumblrIcon-FilledvineIc-OverlayAlertwhishlist
M_CAN附加组件

DMU-DMA单元

支持M_CAN消息RAM和系统内存之间的DMA传输

应用和技术摘要

ip-modul_grafik

当有可能将新的Tx消息加载到M_CAN的Tx FIFO /队列中时,如果在所连接的M_CAN的Rx FIFO处有新接收到的消息可用,则DMU会向已连接的DMA控制器发出信号(DMA请求)。

然后,DMA控制器自动将接收到的消息从M_CAN的消息RAM传输到系统存储器,或者将要从系统存储器传输的消息传输到M_CAN的消息RAM。

DMA传输完成后,DMU向M_CAN的Rx FIFO确认,分别设置相关M_CAN的传输请求。

产品优势

  • 通过启用消息RAM和系统内存之间的M_CAN Rx / Tx FIFO元素的DMA块传输,以及可选TSU的时间戳传输,允许将任务从CPU卸载到DMA控制器。
  • 可集成到微控制器、ASIC和FPGA中。

高达64字节的数据传输

在CAN FD框架中

用于ASIC设计的DMA单元

DMU

  • 4.6k门

可交付成果

  • VHDL源代码
  • Documentation

用于FPGA设计的DMA单元

英特尔

赛灵思

可交付成果

  • 加密的VHDL源代码
  • Documentation

Download

M_CAN附加组件白皮书

Lorem Ipsum

联系我们